Sinal de relógio: diferenças entre revisões

9 bytes adicionados ,  21h05min de 17 de junho de 2014
m
sem resumo de edição
m (Reversão de uma ou mais edições de MisterSanderson para a versão 39162067 de Tiagoupf, com Reversão e avisos.)
m
Em [[eletrônica]] e especialmente em [[circuito digital|circuitos digitais]] [[sincronização|síncronos]], o '''clock''' é um [[sinal]] usado para coordenar as ações de dois ou mais [[circuito eletrônico|circuitos eletrônicos]]. Um sinal de clock [[oscilação|oscila]] entre os estados alto e baixo, normalmente usando um ''[[duty cycle]]'' de 50%, e gerando uma [[onda quadrada]]. Circuitos que usam o sinal de clock para sincronização podem se tornar ativos no ápice, na queda ou em ambos os momentos do sinal de clock (por exemplo, uma [[DDR SDRAM]]).
 
== {{Ligações externas}} ==
* [http://www.netpedia.com.br/MostraTermo.php?TermID=1078 Clock] na [http://www.netpedia.com.br/ NetPédia]. Acessado em [[30 de julho]] de [[2007]]. '''► LINK QUEBRADO'''
* MANO, Rui. [http://wwwusers.rdc.puc-rio.br/rmano/comp0clk.html Lógica Temporizada] em [[PUC-Rio]], [[21 de maio]] de [[1998]]. Acessado em [[14 de junho]] de [[2008]].
 
== Circuito Digital ==
 
== Clock de 4 fases ==
A "Clock de 4 fases" tem sinais de relógio distribuídos em 4 fios (lógica de quatro fases).   
 
Em alguns microprocessadores precoces, tais como a família National Semiconductor PIM-16, foi utilizado um relógio de multi-fase. No caso de o PIM-16, o relógio tinha quatro fases, cada uma com 90 graus entre si, a fim de sincronizar as operações do núcleo do processador e dos seus periféricos.  
 
Alguns CIs usar a lógica de quatro fases. Tecnologia Fast14 da Intrinsity usa um Clock multi-fase.  
 
A maioria dos microprocessadores e microcontroladores modernos usam um Clock de fase única, no entanto.
 
Em circuitos CMOS, capacitâncias de porta são carregadas e descarregadas continuamente. Um capacitor não dissipa energia, mas energia é desperdiçada nos transistores de condução. Em computação reversível, indutores pode ser utilizada para armazenar a energia e reduzir a perda de energia, mas tendem a ser bastante grande. Alternativamente, usando um Clock de onda senoidal, CMOS portas de transmissão e técnicas de poupança de energia, os requisitos de energia pode ser reduzido.
 
== {{Ligações externas}} ==
* [http://www.netpedia.com.br/MostraTermo.php?TermID=1078 Clock] na [http://www.netpedia.com.br/ NetPédia]. Acessado em [[30 de julho]] de [[2007]]. '''► LINK QUEBRADO'''
* MANO, Rui. [http://wwwusers.rdc.puc-rio.br/rmano/comp0clk.html Lógica Temporizada] em [[PUC-Rio]], [[21 de maio]] de [[1998]]. Acessado em [[14 de junho]] de [[2008]].
 
{{esboço-hardware}}