Sinal de relógio: diferenças entre revisões

775 bytes removidos ,  23h55min de 3 de julho de 2016
Melhorei a tradução
(Melhorei a tradução)
== Circuito Digital ==
 
A maioria dos [[Circuito integrado|circuitos integrados]] (CIs) complexos o suficiente usa um sinal de clock, a fimpara de sincronizar as diferentes partes do circuito, de ciclo a uma taxa inferior do que as de pior caso atrasos de propagação interna. Em alguns casos, mais do que um ciclo de clock é necessário para executar uma ação previsível. Como CIs-seos mais[[Circuito integrado|circuitos integrados]]<nowiki/>mse tornaramais complexo, oso problema de fornecer ClocksClccks precisos e sincronizados para todos os circuitos torna-se cada vez mais difícil. O exemplo mais proeminente das tais fichasficircuitos de complexosaplexos é o [[Microprocessador|microprocessador,]] o componente central de computadores modernos, que se baseia em um clock a partir de um [[oscilador de cristal]]. As únicas exceções são os [[Circuito assíncrono|circuitos assíncronos]], tais como CPUs assíncronas.
 
Um sinal de Clock também pode ser fechado, ouisto sejaé, combinado com um sinal de controle, que ativa ou desativa o sinal de clock paraem uma determinada parte de um circuito. Esta técnica é frequentemente usada para economizar energia desligando efetivamente desligar partes de um circuito digital, quando não estão em uso, mas tem um custo de maior complexidade na análise de timing.
 
=== Clock monofásico ===
A maioria dos [[Circuito síncrono|circuitos síncronos]] modernos usam apenas um "Clock monofásico"- em outras palavras, eles transmitem todos os sinais de Clock em (efetivamente) 1 fio.
 
=== Clock bifásico ===
Em [[Circuito síncrono|circuitos síncronos]], um "Clock de duas fases" refere-se a sinais de Clock distribuídos em 2 fios, cada um com pulsos não sobrepostos. Tradicionalmente, um fio é chamada "fase 1" ou "phi1", o outro fio carrega a "fase 2" outransporta o sinal deda "phi2fase 2".
 
MOS ICs tipicamente usados ​​sinais de Clock duplos (um Clock de duas fases) na década de 1970. Estes foram gerados externamente para ambos os 6800 e 8080 microprocessadores. A próxima geração de microprocessadores incorporados a geração Clock no chip. O 8080 tinha um Clock de 2 MHz, mas o rendimento de processamento foi semelhante ao de 1 MHz 6800. 8080 O exigem mais ciclos de Clock para executar uma instrução do processador. O 6800 tinha um clock mínima de 100 kHz, enquanto o 8080 poderia ser interrompida. Versões de maior velocidade de ambos os microprocessadores foram liberados em 1976.
 
A 6501 necessário um gerador de Clock de 2-fase externa. A MOS Technology 6502 usou a mesma lógica de 2 fases internamente, mas também incluiu um gerador de clock de duas fases on-chip, por isso só precisava de uma única entrada de clock fase, simplificando o projeto do sistema.
 
=== Clock tetrafásico ===
O "Clock de 4 fases" tem sinais distribuídos em 4 fios (lógica de quatro fases). &nbsp;
 
Em alguns microprocessadores precoces, tais como a família National Semiconductor PIM-16, foi utilizado um clock de multi-fase. No caso de o PIM-16, o clock tinha quatro fases, cada uma com 90 graus entre si, a fim de sincronizar as operações do núcleo do processador e dos seus periféricos.&nbsp;
 
Em alguns microprocessadores precocesprimitivos, tais como a família [[IMP-16]] da [[National Semiconductor PIM-16]], foi utilizado um clock demultifásico multi-fasefoi utilizado. No caso de odo PIM[[IMP-16]], o clock tinha quatro fases, cada uma com 90 graus entreseparando-se da sioutra, a fim de sincronizar as operações do núcleo do processador e dos seus periféricos.&nbsp;&nbsp;
Alguns CIs usam a lógica de quatro fases. A tecnologia Fast14 da Intrinsity usa um Clock multifásico.&nbsp;
 
No entanto, a maioria dos [[Microprocessador|microprocessadores]] e [[Microcontrolador|microcontroladores]] modernos usam um Clock monofásico.
 
=== Multiplicador de Clock ===
Muitos [[Computador|microcomputadores]] modernos utilizam um "[[multiplicador de Clockclock]]", que multiplica umo Clockclock externo decom um frequência inferior à frequência de cloclclock adequada do microprocessador adequado. Isso permite que a CPU opere em uma frequência muito maior do que o resto do computador, o que proporciona ganhos de desempenho em situações que a CPU não precisa esperar por um fator externo (como memória ou [[Entrada/saída|entrada / saída]]).
 
=== Mudança de frequência dinâmica ===
A grande maioria dos dispositivos digitais não exigem um Clock em uma frequência constante (fixa). Enquanto os tempos mínimos e máximos de clock são respeitados, o tempo entre os picos de clock pode variar muito de uma ponta a outra e vice-versa. Tais dispositivos digitais funcionam tão bem com um gerador de Clock que muda dinamicamente sua frequência, tais como geração de Clockclock de [[espalhamento espectral]], [[escala de frequência dinâmica]], [[PowerNow!|PowerNow]]!, [[Cool'n'Quiet]], [[Enhanced Intel SpeedStep Technology|Passorrápido]], etc. Dispositivos que usam a [[lógica estática]] nem mesmo têm um tempo máximo de Clock; tais dispositivos podem ser retardados e parados por tempo indeterminado, e em seguida retomar a velocidade de clock completa, em qualquer momento posterior.
 
== Outros Circuitos ==
Alguns [[Circuito integrado híbrido|circuitos integrados híbridos]] sensíveis, como [[Conversor analógico-digital|conversores analógico-digitais]] de precisão, usam [[Senoide|senoides]] em vez de [[Onda quadrada|ondas quadradas]] como seus sinais de clock, ..porque ondas quadradas possuem [[Harmônica|harmônicas]] de alta frequência que podem interferir com circuitos analógicos e causar [[Ruído (comunicação)|ruído]].
 
== Ligações externas ==
456

edições