SDRAM: diferenças entre revisões

Conteúdo apagado Conteúdo adicionado
Brenzio (discussão | contribs)
m
Linha 1:
[[Imagem:SDR SDRAM-1.jpg|thumb|SDR SDRAM.]]
[[Imagem:Kingston KVR266X64C25-256 with Nanya NT5DS32M8AT-7K.jpg|thumb|DDR SDRAM.]]
'''Synchronous dynamic random-access memory''' (''memória de acesso aleatório dinâmica síncrona'', '''SDRAM''') é uma memória de acesso dinâmico randômico ([[DRAM]]) que é sincronizada com o [[barramento]] do sistema,.<ref name="Lisboa"/><ref>{{citar web |url=http://de.ufpb.br/~labteve/publi/2008_infobr.pdf |título=Uma Implementação de Hiper-Realismo Baseada em Sistema Embarcado |acessodata=15 de setembro de 2013 |formato=PDF |publicado= |páginas=2 |citação=SDRAM (Synchronous Dynamic Random Access Memory)}}</ref> ou, mais precisamente, com a transição de subida do [[clock]] da [[placa-mãe]]<ref>{{citar web |url=https://www.ufersa.edu.br/portal/view/uploads/setores/145/arquivos/arq/aulas/04%20-%20Mem%C3%B3ria%20Principal_I.pdf |título=Arquitetura e Organização de Computadores |acessodata=15 de setembro de 2013 |autor=Sílvio Fernandes |formato=PDF |publicado=[[Universidade Federal Rural do Semi-Árido]] |páginas=47 |citação= }}</ref>. Permite uma operação mais justa com a [[CPU]] pois oa CPU saberá exatamente quando os dados estarão disponíveis.<ref name="Lisboa"/>
 
Diferente das memórias DRAM clássicas, que possuem uma [[interface]] [[assíncrona]], e por isto respondem tão rápido quanto possível a mudanças nas entradas de controle, a SDRAM possui uma interface [[síncrona]], significando que ela espera pelo sinal do [[clock]] antes de responder às entradas de comando e é portanto sincronizada com o barramento do sistema do computador.<ref name="UTFPR to DDR4"/>