RISC: diferenças entre revisões

Conteúdo apagado Conteúdo adicionado
Dbastro (discussão | contribs)
m Desfeita a edição 42454550 de 200.195.32.106 para a versão 41020185
Linha 1:
{{Ver desambig|prefixo=Se procura|complexo ribonucleoprotéico|RNA-induced silencing complex}}
{{Mais-notas|data=abril de 2011| angola=| arte=| Brasil=| ciência=| geografia=| música=| Portugal=| sociedade=|1=|2=|3=|4=|5=|6=}}
{{Reciclagem|ciência=sim|Predefinição|data=abril de 2011}}
{{Corrigir}}
'''Reduced Instruction Set Computer''' ou '''Computador com um Conjunto Reduzido de Instruções''' '''(RISC)''', é uma linha de [[arquitetura de processador|arquitetura de processadores]] que favorece um conjunto simples e pequeno de [[Conjunto de instruções|instruções]] que levam aproximadamente a mesma quantidade de tempo para serem executadas. Muitos dos [[microprocessadores]] modernos são RISCs, por exemplo [[DEC Alpha]], [[SPARC]], [[arquitetura MIPS|MIPS]], e [[PowerPC]]. Os computadores atuais misturam as duas arquiteturas, criando o conceito de [[arquitetura híbrida]], incorporando os conceitos das duas arquiteturas e a inclusão de um núcleo RISC aos seus processadores. O tipo de microprocessador mais comum em desktops, o [[x86]], é mais semelhante ao [[CISC]] do que ao RISC, embora [[Circuito integrado|chips]] mais novos traduzam [[instruções x86]] baseadas em arquitetura [[CISC]] em formas baseadas em arquitetura RISC mais simples, utilizando prioridade de execução.
 
Linha 448 ⟶ 445:
* {{Link||2=http://cse.stanford.edu/class/sophomore-college/projects-00/risc/whatis/index.html |3=What is RISC}}
* {{Link||2=http://www.cpushack.net/CPU/cpuAppendA.html |3=RISC vs. CISC from historical perspective}}
 
{{Arquiteturas RISC}}
{{Tecnologias de CPU}}
 
{{Portal3|Tecnologias de informação}}