Conversor analógico-digital: diferenças entre revisões

Conteúdo apagado Conteúdo adicionado
Linha 28:
=== Conversor em Rampa ===
O conversor em rampa é um conversor A/D simples e que pode ser projetado para que tenha uma alta resolução. Quando a taxa de amostragem não necessita ser elevada mas não dispensa alta resolução, este tipo de conversor é a melhor opção. O funcionamento deste dispositivo basea-se na integração de sinais e seus componentes básicos são: um comparador, um contador e um integrador de Miller.
[[Ficheiro:Conversor A-D.gif|miniaturadaimagem|'''Figura 1.''' Conversor A/D do tipo rampa com contador.]]
 
Esse é seu princípio de funcionamento: primeiramente se integra o sinal de entrada (Vin) durante um tempo fixo, posteriormente move-se a chave presente na entrada do integrador para o ponto onde está conectada a tensão referência conhecida( Vref), de sinal contrário em relação à tensão de entrada, nesta fase faz-se a integração da Vref que se volte ao estado inicial, ou seja, tensão nula na saída do integrador. O contador citado anteriormente como um dos componentes básicos deste tipo de conversor é responsável por determinar o tempo da rampa de subida (integração de Vin) e realizar a contagem do tempo de descida (integração de Vref).
 
Linha 37:
=== Conversor de Aproximação Sucessiva ===
O conversor SAR ADC(ou conversor de aproximação sucessiva) representam a maior parte de conversores de resoluções médio-grande. Eles possuem pouco consumo de energia, uma alta resolução e precisão, e o fato de serem fisicamente pequenos também ajuda. Devido a esses benefícios os ADCs SAR podem ser integrados com outras funções maiores.
[[Ficheiro:Conversor aproximação sucessiva.gif|miniaturadaimagem|'''Figura 2.''' Conversor de aproximação sucessiva.]]
 
As suas maiores limitações são as pequenas taxas de amostragem, uma resolução limitada devido aos limites do DAC e comparador, e tambem o fato de seu tamanho aumentar com o numero de bits. É ideal para sistemas com dados de multi-canais e frequências de amostras abaixo de 10MHz e resoluções entre 8 e 16 bits.
 
Seus circuitos são mais complexos do que os do conversor em rampa, porém seu tempo de conversão é muito menor, o que torna seu uso bastante atrativo. Além disso, os conversores A/D por aproximações sucessivas têm um tempo de conversão fixo, que não depende do sinal analógico presente em sua entrada. O esquema básico deste conversor é similar ao do conversor em rampa.
O esquema básico deste conversor é similar ao do conversor em rampa.
 
No entanto o conversor A/D por aproximações sucessivas não utiliza um contador para gerar a entrada do conversor D/A, usando, em seu lugar, um registrador comum. A lógica de controle modifica o conteúdo deste registrador bit a bit, até que o dado armazenado no registrador seja equivalente à entrada VA, dentro da resolução do conversor.
=== Paralelo ou flash ===
[[Ficheiro:Conversor a-d flash.gif|miniaturadaimagem|302x302px|'''Figura 3'''. Conversor A/D de 7 comparadores.]]
Os conversores tipo paralelo têm como circuito básico de entrada um pré-amplificador e um latch, que atuam juntos em uma configuração de circuito comparador. Na saída dos comparadores é necessária a colocação de um circuito de codificação que irá receber os sinais dos comparadores e codificar o sinal de saída em código binário (ou “GRAY”).
 
Linha 51:
A grande dificuldade ou desvantagem dos conversores A/D paralelo é o aumento do número de comparadores de latch e complexidade do codificador à medida que se aumenta a resolução, isso ocasiona um enorme aumento na área de silício e consumo de potência, devido ao grande número de componentes.
 
O conversor A/D paralelo é o mais rápidos dentre todos os tipos de conversores e normalmente é construído utilizando-se a versão mais rápida de uma determinada tecnologia, mas é expressivamente caro, visto que necessita de 2N-1 comparadores para um conversor de N bits.
 
== Referências Bibliográficas ==