Double data rate: diferenças entre revisões

Conteúdo apagado Conteúdo adicionado
HVL (discussão | contribs)
Linha 4:
 
== Características ==
O modo mais simples de projetar um [[circuito eletrônico]] sincronizado é fazê-lo realizar uma transferência por ciclo completo (ascensão e queda) dum sinal de [[clock]]. Isto, todavia, exige que o sinal de clock funcione com o dobro da frequência dos sinais de dados, o qual muda, no máximo, uma vez por transferência. Ao operar em alta velocidade, limitações de [[integridade de sinal]] restringem a [[freqüência]] do clock. Ao usar ambos os estados (alto-baixo) do clock, os sinais de dados operam na mesma freqüência-limite, duplicando a taxa de transmissão de dados. facebook
 
Esta técnica tem sido usada para os [[front side bus|FSBs]] de [[microprocessador]]es [[SCSI#Ultra-3|Ultra-3 SCSI]], barramento [[AGP]], [[DDR SDRAM]] e barramento [[HyperTransport]] nos processadores da micro arquitetura [[AMD64]].